台积电CoPoS封装技术聚焦AI与高性能计算:明年首设实验线

内容摘要快科技6月11日消息,据媒体报道,台积电将于2026年在其子公司采钰设立首条CoPoS封装技术实验线。与此同时,用于大规模生产的CoPoS量产工厂也已确定选址嘉义AP七,目标是在2028年底至2029年间实现该技术的大规模量产。CoPoS是

快科技6月11日消息,据媒体报道,台积电将于2026年在其子公司采钰设立首条CoPoS封装技术实验线。与此同时,用于大规模生产的CoPoS量产工厂也已确定选址嘉义AP七,目标是在2028年底至2029年间实现该技术的大规模量产。

CoPoS是台积电推出的一项创新封装概念,其核心在于 化圆为方 摒弃传统的圆形晶圆,直接将芯片排列在大型方形面板基板上进行封装。这种设计可视为对现有CoWoS-L或CoWoS-R技术的矩形化演进。关键优势在于:方形基板提供更大的可利用空间,从而显著提升单位面积产出效益并有效降低成本。此外,CoPoS封装结构更具灵活性,能更好地适应多样化的芯片尺寸与应用需求。

据悉,CoPoS技术将主要聚焦于人工智能(AI)等高端芯片应用。其中,采用CoWoS-R制程的版本将主要服务于博通,而CoWoS-L则主要面向英伟达(NVIDIA)及AMD。

行业分析指出,这种 化圆为方 的方式不仅大幅提升了产能和基板面积利用率,更使其在人工智能(AI)、5G通信及高性能计算(HPC)等对先进封装有极高需求的领域展现出强大的竞争力。

值得注意的是,台积电此次选择在采钰设立CoPoS实验线,延续了其一贯的战略布局思路。此前在布局面板级封装(PLP)时,采钰及其关联公司精材就因在光学领域的深厚积累而被考虑作为实验线选址。这一选择也为其未来进一步整合硅光子(SiPh)、共封装光学(CPO)等前沿技术趋势奠定了基础。

台积电CoPoS封装技术聚焦AI与高性能计算:明年首设实验线

 
举报 收藏 打赏
今日推荐
浙ICP备19001410号-1

免责声明

本网站(以下简称“本站”)提供的内容来源于互联网收集或转载,仅供用户参考,不代表本站立场。本站不对内容的准确性、真实性或合法性承担责任。我们致力于保护知识产权,尊重所有合法权益,但由于互联网内容的开放性,本站无法核实所有资料,请用户自行判断其可靠性。

如您认为本站内容侵犯您的合法权益,请通过电子邮件与我们联系:675867094@qq.com。请提供相关证明材料,以便核实处理。收到投诉后,我们将尽快审查并在必要时采取适当措施(包括但不限于删除侵权内容)。本站内容均为互联网整理汇编,观点仅供参考,本站不承担任何责任。请谨慎决策,如发现涉嫌侵权或违法内容,请及时联系我们,核实后本站将立即处理。感谢您的理解与配合。

合作联系方式

如有合作或其他相关事宜,欢迎通过以下方式与我们联系: